發(fā)布時(shí)間:2019-12-19 點(diǎn)擊率:次 來源:www.cmndlta.cn 作者:電腦技術(shù)學(xué)習(xí)網(wǎng)

主板配置如何搭配內(nèi)存
或許您已經(jīng)發(fā)現(xiàn),內(nèi)存模塊在主機(jī)體上的配置對(duì)系統(tǒng)性能表現(xiàn)有直接的影響。由于區(qū)域內(nèi)存必須儲(chǔ)存中央處理器所需的所有數(shù)據(jù),內(nèi)存以及中央處理器間數(shù)據(jù)傳送的速度對(duì)于系統(tǒng)的整體性能表現(xiàn)便有決定性的影響。由于中央處理器與內(nèi)存間數(shù)據(jù)交換的時(shí)間計(jì)算是如此復(fù)雜,處理器與內(nèi)存間的距離便成為決定性能表現(xiàn)的另一個(gè)不可或缺的條件。
Interleaving
“Interleaving” 指中央處理器與兩個(gè)或多個(gè) Memory Bank 輪流通訊的過程, “Interleaving” 技術(shù)主要使用于較大規(guī)模的系統(tǒng)中,例如服務(wù)器與工作站,以下是它的運(yùn)作方式:每當(dāng)中央處理器對(duì)一個(gè)記憶庫提出要求,該記憶庫需要一個(gè)時(shí)鐘周期的重設(shè)時(shí)間,中央處理器便在該處理器重設(shè)的同時(shí)對(duì)第二個(gè)處理器提出要求,藉以節(jié)省工作時(shí)間。 “Interleaving” 也能夠在芯片中運(yùn)作以提高性能表現(xiàn),舉例來說, SDRAM 中的記憶單位便被分成兩個(gè)能夠同時(shí)運(yùn)作的獨(dú)立記憶單位組,兩個(gè)記憶單位組間的 “Interleaving” 便能創(chuàng)造持續(xù)的數(shù)據(jù)流通,這個(gè)過程縮短了內(nèi)存周期的長(zhǎng)度并達(dá)到更快的傳輸速度。
Bursting
“Bursting” 是另一個(gè)節(jié)省時(shí)間的技術(shù)。 “Bursting” 的目的是提供中央處理器可能需要的額外資料,于是相對(duì)于一次從內(nèi)存中取得一部分信息,計(jì)算機(jī)自內(nèi)存中數(shù)個(gè)連續(xù)地址取得一組信息,這個(gè)程序節(jié)省時(shí)間,由于統(tǒng)計(jì)上的可能性顯示處理器所要求的下一個(gè)數(shù)據(jù)位置可能與前一個(gè)是連續(xù)的,這樣一來,中央處理器便能得到所需的所有指令而不需要一一要求。 “Bursting” 能夠應(yīng)用在不同種類的內(nèi)存以及讀寫數(shù)據(jù)的作業(yè)上。
Pipelining
“Pipelining” 是計(jì)算機(jī)將作業(yè)分成一系列部分完成程序的處理技術(shù)。透過將較大的作業(yè)分成較小而部份重迭的作業(yè), “Pipelining” 被使用于將性能表現(xiàn)提高于非 “Pipeline” 作業(yè)方式的極限 Pipeline 程序啟動(dòng)后,除了通過的程序數(shù)目外,指令的執(zhí)行率也較高。